低電壓比較器
發(fā)布時間:
CLK等于0,Vo+和Vo-被充電到VDD;當CLK等于1,M1形成尾電流,M6和M7截止,如果V+大于V-,M3所在支路的電流較大,Vo+端口的電壓下降較快,會導致M

CLK等于0,Vo+和Vo-被充電到VDD;當CLK等于1,M1形成尾電流,M6和M7截止,如果V+大于V-,M3所在支路的電流較大,Vo+端口的電壓下降較快,會導致M4形成一個正反饋,即M4的支路電流較大,Vo-的電壓較大,從而減小M5的電流,Vo+得不到電荷補充,因此Vo+d為零。
下一篇:受熱面的外部腐蝕








